Пока все обсуждают чат-ботов, инженеры меняют правила игры в дата-центрах.

Cisco представила новое поколение сетевого чипа для высоконагруженных инфраструктур искусственного интеллекта и заявила о выходе в сегмент сверхскоростных коммутаторов. Решение ориентировано на крупные кластеры обучения и вывода моделей, где требования к пропускной способности и задержкам продолжают быстро расти.
Компания анонсировала микросхему Silicon One G300 с пропускной способностью 102,4 Тбит в секунду. Она рассчитана на конкуренцию с аналогичными решениями Broadcom и Nvidia. Чип использует 512 высокоскоростных интерфейсов по 200 Гбит в секунду. Такая конфигурация позволяет строить инфраструктуры до 128 тысяч графических ускорителей с примерно 750 коммутаторами вместо прежних 2500. При объединении линий поддерживается скорость порта до 1,6 Тбит в секунду.
Ключевым отличием в Cisco называют собственный механизм коллективной сетевой обработки. Он использует полностью общий буфер пакетов и балансировку нагрузки на основе маршрутов передачи. По словам старшего вице-президента компании Ракеша Чопры, это помогает сглаживать всплески трафика, снижать задержки и повышать загрузку каналов в задачах ИИ и фронтальных сервисах. Алгоритмы отслеживают потоки и перегруженные участки сети, после чего синхронизируют данные между коммутаторами и формируют общую картину состояния кластера.
Похожие методы управления перегрузками уже применяются у других производителей. При этом Cisco заявляет о росте эффективности использования каналов на 33% и сокращении времени обучения моделей до 28% по сравнению с подходами с распределением пакетов по множеству путей. Эти оценки основаны на внутренних испытаниях производителя.
Дополнительной особенностью стала программируемость на языке P4. Она позволяет менять функции оборудования и добавлять новые возможности через обновления программного обеспечения без замены железа. Такой подход, по мнению компании, продлевает срок службы сетевых платформ и упрощает адаптацию под новые стандарты.
G300 будет использоваться как в собственных устройствах Cisco серий N9000 и 8000, так и поставляться на открытый рынок микросхем. Устройства получат 64 порта формата OSFP со скоростью до 1,6 Тбит в секунду.
Одновременно представлен набор новых оптических модулей. Появились подключаемые решения на 1,6 Тбит в секунду с возможностью разбиения на восемь линий по 200 Гбит. Также выпущены линейные модули на 800 Гбит без встроенных сигнальных процессоров, что снижает энергопотребление. Обработка сигнала в этом случае выполняется на стороне самого чипа. В совокупности с новыми системами производитель ожидает уменьшение энергозатрат коммутаторов примерно на 30%.
Технологию интегрированной оптики внутри корпуса микросхемы компания пока не выводит в коммерческие продукты, хотя ранее демонстрировала рабочие образцы. Решение находится на стадии оценки рыночной готовности.
Кроме того, расширена доступность маршрутизирующей микросхемы Silicon One P200 с пропускной способностью 51,2 Тбит в секунду. Она предназначена для соединения дата-центров и ИИ кластеров на расстояниях до 1000 км. Поставки новых чипов и оборудования на их базе запланированы на конец года.